в базе 1 113 607 документа
Последнее обновление: 22.12.2024

Законодательная база Российской Федерации

Расширенный поиск Популярные запросы

8 (800) 350-23-61

Бесплатная горячая линия юридической помощи

Навигация
Федеральное законодательство
Содержание
  • Главная
  • ПРИКАЗ ГТК РФ от 26.07.2004 N 796 (ред. от 22.11.2004) "О КОНТРОЛЕ ЗА ЭКСПОРТОМ ТОВАРОВ И ТЕХНОЛОГИЙ ДВОЙНОГО НАЗНАЧЕНИЯ, КОТОРЫЕ МОГУТ БЫТЬ ИСПОЛЬЗОВАНЫ ПРИ СОЗДАНИИ ВООРУЖЕНИЙ И ВОЕННОЙ ТЕХНИКИ"
не действует Редакция от 22.11.2004 Подробная информация
ПРИКАЗ ГТК РФ от 26.07.2004 N 796 (ред. от 22.11.2004) "О КОНТРОЛЕ ЗА ЭКСПОРТОМ ТОВАРОВ И ТЕХНОЛОГИЙ ДВОЙНОГО НАЗНАЧЕНИЯ, КОТОРЫЕ МОГУТ БЫТЬ ИСПОЛЬЗОВАНЫ ПРИ СОЗДАНИИ ВООРУЖЕНИЙ И ВОЕННОЙ ТЕХНИКИ"

КАТЕГОРИЯ 4. ВЫЧИСЛИТЕЛЬНАЯ ТЕХНИКА

КАТЕГОРИЯ 4. ВЫЧИСЛИТЕЛЬНАЯ ТЕХНИКА
Примечания:
1. ЭВМ, сопутствующее оборудование и программное обеспечение, задействованные в телекоммуникациях или локальных вычислительных сетях, должны быть также проанализированы на соответствие характеристикам, указанным в части 1 категории 5 (Телекоммуникации)
2. Устройства управления, которые непосредственно связывают шины или каналы центральных процессоров, устройства оперативной памяти или дисковые контроллеры, не рассматриваются как телекоммуникационное оборудование, описанное в части 1 категории 5 (Телекоммуникации)
Особое примечание.
Для определения контрольного статуса программного обеспечения, специально разработанного для коммутации пакетов, следует применять пункт 5.4.1
3. ЭВМ, сопутствующее оборудование и программное обеспечение, выполняющие функции криптографии, криптоанализа, сертифицируемой многоуровневой защиты информации или сертифицируемые функции изоляции пользователей либо ограничивающие электромагнитную совместимость (ЭМС), должны быть также проанализированы на соответствие характеристикам, указанным в части 2 категории 5 (Защита информации)
4.1. Системы, оборудование и компоненты
4.1.1. ЭВМ и сопутствующее оборудование, а также электронные сборки и специально разработанные для них компоненты:
4.1.1.1. Специально разработанные для достижения любой из следующих характеристик: 8471
а) по техническим условиям пригодные для работы при температуре внешней среды ниже 228 К (-45 °С) или выше 358 К (85 °С)
Примечание.
По подпункту "а" пункта 4.1.1.1 не контролируются ЭВМ, специально созданные для гражданских автомобилей или железнодорожных поездов;
б) радиационно стойкие при превышении любого из следующих требований: общая доза 5 х 10(3) Гр (Si) [5 х 10(5) рад]; мощность дозы 5 х 10(6) Гр (Si)/с [5 х 10(8) рад/с]; или сбой от однократного события 10(-7) ошибок/бит/день
Особое примечание.
В отношении систем, оборудования и компонентов, соответствующих требованиям подпункта "б" пункта 4.1.1.1, см. также пункт 4.1.1 раздела 2;
4.1.1.2. Имеющие характеристики или функции производительности, превосходящие пределы, указанные в части 2 категории 5 (Защита информации) 8471
Примечание.
По пункту 4.1.1.2 не контролируются ЭВМ и относящееся к ним оборудование, когда они вывозятся пользователями для своего индивидуального использования
4.1.2. Гибридные ЭВМ, электронные сборки и специально разработанные для них компоненты, имеющие в своем составе: 8471 10
а) цифровые ЭВМ, которые контролируются по пункту 4.1.3;
б) аналого-цифровые преобразователи, обладающие всеми следующими характеристиками: 32 каналами или более; и разрешающей способностью 14 бит (плюс знаковый разряд) или более со скоростью 200 000 преобразований/с или более
4.1.3. Цифровые ЭВМ, электронные сборки и сопутствующее оборудование, а также специально разработанные для них компоненты:
4.1.3.1. Спроектированные или модифицированные для обеспечения отказоустойчивости 8471
(кроме 8471 10)
Примечание.
Применительно к пункту 4.1.3.1 цифровые ЭВМ и сопутствующее оборудование не считаются спроектированными или модифицированными для обеспечения отказоустойчивости, если в них используется любое из следующего:
а) алгоритмы обнаружения или исправления ошибок, хранимые в оперативной памяти;
б) соединение двух цифровых вычислительных машин такое, что если происходит отказ активного центрального процессора, то холостой зеркальный центральный процессор может продолжить функционирование системы;
в) соединение двух центральных процессоров посредством каналов передачи данных или с применением разделяемой памяти, для того чтобы обеспечить одному центральному процессору возможность выполнять некоторую работу, пока не откажет другой центральный процессор; тогда первый центральный процессор принимает его работу на себя, чтобы продолжить функционирование системы; или
г) синхронизация двух центральных процессоров, объединенных посредством программного обеспечения так, что один центральный процессор распознает, когда отказывает другой центральный процессор, и восстанавливает задачи, выполнявшиеся отказавшим процессором;
4.1.3.2. Цифровые ЭВМ, имеющие совокупную теоретическую производительность (СТП), превышающую 190 000 Мтопс; 8471
(кроме 8471 10)
4.1.3.3. Электронные сборки, специально разработанные или модифицированные для повышения производительности путем объединения вычислительных элементов таким образом, чтобы совокупная теоретическая производительность объединенных сборок превышала пределы, указанные в пункте 4.1.3.2 8471
(кроме 8471 10)
Примечания:
1. Пункт 4.1.3.3 распространяется только на электронные сборки и программируемые взаимосвязи, не превышающие пределы, указанные в пункте 4.1.3.2, при поставке в виде необъединенных электронных сборок.
Он не применим к электронным сборкам, конструкция которых пригодна только для использования в качестве сопутствующего оборудования, контролируемого по пункту 4.1.3.4
2. По пункту 4.1.3.3 не контролируются электронные сборки, специально разработанные для продукции или целого семейства продукции, максимальная конфигурация которых не превышает пределы, указанные в пункте 4.1.3.2;
4.1.3.4. Оборудование, выполняющее аналогоцифровые преобразования, превосходящее пределы, указанные в пункте 3.1.1.1.5; 8543 90 200 0;
8471 90 000 0
4.1.3.5. Аппаратура, специально разработанная для обеспечения внешних соединений цифровых ЭВМ или сопутствующего оборудования, которые в коммуникациях имеют скорость передачи данных, превышающую 1,25 Гбайт/с 8471 90 000 0;
8517 50
Примечание.
По пункту 4.1.3.5 не контролируется оборудование внутренней взаимосвязи (например, объединительные платы, шины), оборудование пассивной взаимосвязи, контроллеры доступа к сети или контроллеры каналов связи
Примечания:
1. Пункт 4.1.3 включает:
а) векторные процессоры;
б) матричные процессоры;
в) процессоры цифровой обработки сигналов;
г) логические процессоры;
д) оборудование для улучшения качества изображения;
е) оборудование для обработки сигналов
2. Контрольный статус цифровых ЭВМ или сопутствующего оборудования, описанных в пункте 4.1.3, определяется контрольным статусом другого оборудования или других систем в том случае, если:
а) цифровые ЭВМ или сопутствующее оборудование необходимы для работы другого оборудования или других систем;
б) цифровые ЭВМ или сопутствующее оборудование не являются основным элементом другого оборудования или других систем; и
в) технология для цифровых ЭВМ и сопутствующего оборудования подпадает под действие пункта 4.5
Особые примечания:
1. Контрольный статус оборудования обработки сигналов или улучшения качества изображения, специально разработанного для другого оборудования с функциями, ограниченными функциональным назначением другого оборудования, определяется контрольным статусом такого оборудования, даже если первое превосходит критерий основного элемента
2. Для определения контрольного статуса цифровых ЭВМ или сопутствующего оборудования для телекоммуникационной аппаратуры см. часть 1 категории 5 (Телекоммуникации)
4.1.4. ЭВМ, указанные ниже, и специально спроектированное сопутствующее оборудование, электронные сборки и компоненты для них:
4.1.4.1. ЭВМ с систолической матрицей; 8471
4.1.4.2. Нейронные ЭВМ; 8471
4.1.4.3. Оптические ЭВМ 8471
4.2. Испытательное, контрольное и производственное оборудование - нет
4.3. Материалы - нет
4.4. Программное обеспечение
Примечание.
Контрольный статус программного обеспечения для разработки, производства или использования оборудования, указанного в других категориях, определяется по описанию соответствующей категории. В данной категории дается контрольный статус программного обеспечения для оборудования этой категории
4.4.1. Программное обеспечение следующих видов:
4.4.1.1. Программное обеспечение, специально разработанное или модифицированное для разработки, производства или использования оборудования или программного обеспечения, контролируемых по пункту 4.1 или 4.4 соответственно;
4.4.1.2. Программное обеспечение иное, чем контролируемое по пункту 4.4.1.1, специально разработанное или модифицированное для разработки или производства:
а) цифровых ЭВМ, имеющих совокупную теоретическую производительность (СТП), превышающую 28 000 Мтопс; или
б) электронных сборок, специально разработанных или модифицированных для повышения производительности путем объединения вычислительных элементов (ВЭ) таким образом, чтобы СТП объединенных сборок превышала пределы, указанные в подпункте "а" пункта 4.4.1.2
Особое примечание.
В отношении программного обеспечения, указанного в пункте 4.4.1, см. также пункт 4.4.1 разделов 2 и 3
4.4.2. Программное обеспечение, специально разработанное или модифицированное для поддержки технологии, контролируемой по пункту 4.5
4.4.3. Специальное программное обеспечение следующих видов:
4.4.3.1. Программное обеспечение операционных систем, инструментарий разработки программного обеспечения и компиляторы, специально разработанные для оборудования многопоточной обработки данных в исходных кодах;
4.4.3.2. Программное обеспечение, имеющее характеристики или выполняющее функции, которые превышают пределы, указанные в части 2 категории 5 (Защита информации)
Примечание.
По пункту 4.4.3.2 не контролируется программное обеспечение, когда оно вывозится пользователями для своего индивидуального использования
4.5. Технология
4.5.1. Технологии в соответствии с общим технологическим примечанием для разработки, производства или использования оборудования или программного обеспечения, контролируемых по пункту 4.1 или 4.4 соответственно;
4.5.2. Иные технологии, кроме контролируемых по пункту 4.5.1, специально предназначенные или модифицированные для разработки или производства:
а) цифровых ЭВМ, имеющих совокупную теоретическую производительность (СТП), превышающую 28 000 Мтопс; или
б) электронных сборок, специально разработанных или модифицированных для повышения производительности путем объединения вычислительных элементов (ВЭ) таким образом, чтобы СТП объединенных сборок превышала пределы, указанные в подпункте "а"
Особое примечание.
В отношении технологий, указанных в пунктах 4.5.1 и 4.5.2, см. также пункт 4.5.1 разделов 2 и 3

Техническое примечание (по вычислению совокупной теоретической производительности).

Используемые сокращения:

ВЭ - вычислительный элемент (обычно арифметическое логическое устройство);

ПЗ - плавающая запятая;

ФЗ - фиксированная запятая;

t - время решения;

XOR - исключающее ИЛИ;

ЦП - центральный процессор;

ТП - теоретическая производительность (единичного вычислительного элемента);

СТП - совокупная теоретическая производительность (всех вычислительных элементов);

R - эффективная скорость вычислений;

ДС - длина слова (число битов);

L - корректировка длины слова (бита);

АЛУ - арифметическое и логическое устройство;

x - знак умножения.

Время решения "t" выражается в микросекундах, ТП или СТП выражается в миллионах теоретических операций в секунду (Мтопс), ДС выражается в битах.

Основной метод вычисления СТП:

СТП - это мера вычислительной производительности в миллионах теоретических операций в секунду. При вычислении СТП конфигурации ВЭ необходимо выполнить три следующих этапа:

1. Определить R для каждого ВЭ;

2. Произвести L для этой R, что даст в результате ТП для каждого ВЭ;

3. Объединить ТП и получить суммарную СТП для данной конфигурации, если имеется больше одного ВЭ.

Подробное описание этих этапов приведено ниже.

Примечания:

1. Для объединенных в подсистемы вычислительных элементов, имеющих и общую память, и память каждой подсистемы, вычисление СТП производится в два этапа: сначала ВЭ с общей памятью объединяются в группы, затем с использованием предложенного метода вычисляется СТП групп для всех ВЭ, не имеющих общей памяти

2. Вычислительные элементы, скорость действия которых ограничена скоростью работы устройства ввода-вывода данных и периферийных функциональных блоков (например, дисковода, контроллеров системы передачи и дисплея), не объединяются при вычислении СТП

В приведенной ниже таблице демонстрируется метод расчета эффективной скорости вычислений R для каждого вычислительного элемента:

Этап I: Эффективная скорость вычислений (R)

Для вычислительных элементов, реализующих: Эффективная скорость вычислений
только ФЗ 1/[3 х (время сложения ФЗ)], если операции сложения нет, то через умножение:
(R_ФЗ) 1/(время умножения ФЗ), если нет ни операции сложения, ни операции умножения, то R_ФЗ рассчитывается через самую быструю из имеющихся арифметических операций:
1/[3 х (время операции ФЗ)]
см. примечания Х и Z
только ПЗ (R_ПЗ) МАХ {1/(время сложения ПЗ), 1/(время умножения ПЗ)}
см. примечания X и Y
и ФЗ, и ПЗ (R) вычисляется как R_ФЗ, так и R_ПЗ
Для простых логических процессоров, не выполняющих указанные арифметические операции 1/[3 х (время логической операции)] здесь время логической операции - это время выполнения операции XOR, а если ее нет, то берется самая быстрая простая логическая операция, см. примечания Х и Z
Для специализированных логических процессоров, не выполняющих указанные арифметические и логические операции R = R' х ДС/64, где R' - число результатов в секунду
ДС - число битов, над которым выполняется логическая операция
64 - коэффициент, нормализующий под 64-разрядную операцию

Примечание.

Каждый ВЭ должен оцениваться независимо

Примечание W.

Для конвейерного ВЭ, способного выполнять до одной арифметической или логической операции на каждом такте при полном заполнении конвейера, можно определить конвейерную производительность. R для таких ВЭ равна наибольшей из конвейерной или неконвейерной скоростей вычислений

Примечание X.

Для ВЭ, которые выполняют многократные операции определенного типа за один такт (например, два сложения за такт или две идентичные логические операции за такт), t вычисляется как:

t = время цикла
число арифметических операций в цикле

ВЭ, который выполняет разные типы арифметических или логических операций в одном машинном цикле, должен рассматриваться как множество раздельных ВЭ, работающих одновременно (например, ВЭ, выполняющий в одном цикле операции сложения и умножения, должен рассматриваться как два ВЭ, один из которых выполняет сложение за один цикл, а другой - умножение за один цикл). Если в одном ВЭ реализуются как скалярные, так и векторные функции, то используют значение более короткого времени исполнения

Примечание Y.

Если в ВЭ не реализуется сложение ПЗ или умножение ПЗ, а выполняется деление ПЗ, то

R_ПЗ = 1/(время деления ПЗ)

Если в ВЭ реализуется обратная величина ПЗ, но не сложение ПЗ, умножение ПЗ или деление ПЗ, тогда

R_ПЗ = 1/(время обратной величины ПЗ)

Если ни одна из указанных команд не используется, то эффективная ПЗ производительность равна 0

Примечание Z.

Простая логическая операция - это операция, в которой в одной команде выполняется одно логическое действие не более чем над двумя операндами заданной длины. Сложная логическая операция - это операция, в которой в одной команде выполняются многократные логические действия над двумя или более операндами и выдается один или несколько результатов. Скорости вычислений рассчитываются для всех аппаратно поддерживаемых длин операндов, рассматривая обе конвейерные операции (если поддерживаются) и неконвейерные операции, использующие самые короткие операции для каждой длины операнда, с учетом следующего:

1. Конвейерные операции или операции регистр-регистр. Исключаются чрезвычайно короткие операции, генерируемые для операций на заранее определенном операнде или операндах (например, умножение на 0 или 1). Если операций типа регистр-регистр нет, следует руководствоваться пунктом 2;

2. Самая быстрая операция регистр-память или память-регистр. Если и таких нет, следует руководствоваться пунктом 3;

3. Память-память.

В любом случае из вышеперечисленных используйте самые короткие операции, указанные в паспортных данных изготовителем.

Этап II: ТП для каждой поддерживаемой длины операнда ДС

Пересчитайте R (или R') с учетом L:

ТП = R х L,
где L = (1/3 + ДС/96)

Примечание.

ДС, используемая в этих расчетах, это длина операнда в битах. (Если в операции задействованы операнды разной длины, пользуйтесь максимальной ДС).

Комбинация мантиссы АЛУ и экспоненты АЛУ в процессоре с ПЗ или функциональном устройстве считается одним ВЭ с ДС, эквивалентной количеству битов в представлении данных (32 или 64 разряда) при вычислении СТП.

Данный пересчет не применяется к специализированным логическим процессорам, в которых операция XOR не используется. В этом случае ’П = R.

Выбор максимального результирующего значения ТП для:

каждого ВЭ, использующего только ФЗ (R_ФЗ);

каждого ВЭ, использующего только ПЗ (R_ПЗ);

каждого ВЭ, использующего комбинацию ПЗ и ФЗ ВЭ (R);

каждого простого логического процессора, не использующего ни одной из указанных арифметических операций; и

каждого специализированного логического процессора, не использующего ни одной из указанных арифметических или логических операций

Этап III: Расчет СТП для конфигураций ВЭ, включая ЦП

Для ЦП с одним ВЭ

СТП = ТП

(Для ВЭ, выполняющих операции как с ФЗ, так и с ПЗ, ТП = max (ТП_ФЗ, ТП_ПЗ)

Для конфигураций всех ВЭ, работающих одновременно, СТП вычисляется следующим образом:

Примечания:

1. Для конфигураций, которые не допускают одновременно работу всех ВЭ, из возможных конфигураций ВЭ выбирается конфигурация с наибольшей СТП. Значение ТП для каждого ВЭ, дающего вклад, вычисляется как его максимально возможное теоретическое значение до вычисления СТП всей конфигурации

Особое примечание.

Для определения возможной комбинации одновременно работающих ВЭ надо сгенерировать такую последовательность команд, которая производит операции над многими ВЭ, начиная с самого медленного ВЭ (такого, который требует наибольшего числа тактов для выполнения операции) и заканчивая самым быстрым ВЭ. На каждом такте последовательности комбинация ВЭ, которая находится в работе в этом такте, и есть возможная комбинация из вычислительных элементов ВЭ. Последовательность команд должна учитывать все оборудование и (или) архитектурные условия на перекрывающиеся в течение такта операции

2. Отдельная интегральная микросхема или отдельная плата могут содержать множество ВЭ

3. Предполагается, что одновременные операции имеют место, если производитель вычислительной машины утверждает о наличии конкурентных, параллельных или одновременных операциях или вычислениях в руководстве по использованию компьютера или в брошюре о нем

4. Значения СТП не суммируются для конфигураций ВЭ, взаимосвязанных в локальные вычислительные сети, распределенные вычислительные сети, объединенные устройствами разделенного ввода-вывода, контроллерами ввода-вывода и любыми другими взаимосвязанными системами передачи, реализованными программными средствами

5. Значение СТП должно суммироваться для множества ВЭ, специально разработанных для повышения их характеристик за счет объединения ВЭ, работающих одновременно и использующих совместно память, или в случае память-ВЭ комбинаций, работающих одновременно под управлением специально разработанных технических средств.

Это не относится к электронным сборкам, указанным в пункте 4.1.3.3

СТП = ТП_1 + С_2 х ТП_2 + ... + С_n х ТП_n,

где ТП упорядочены по их значению, начиная с наибольшего значения - ТП_1, затем ТП_2 - второй по величине и, наконец, наименьший по значению ТП_n; С_i - коэффициент, определяемый силой взаимосвязей между ВЭ следующим образом:

Для случая множества ВЭ, работающих одновременно и разделяющих память:

С_2 = С_3 = С_4 = ... = С_n = 0,75

Примечания:

1. Когда СТП, вычисленная вышеуказанным методом, не превышает 194 Мтопс, С_i может быть определена дробью, числитель которой равен 0,75, а знаменатель - корню квадратному из m, где m - количество ВЭ или групп ВЭ, разделяющих доступ, при условии:

а) ТП_i каждого ВЭ или группы ВЭ не превышает 30 Мтопс;

б) ВЭ или группа ВЭ разделяют доступ к оперативной памяти (исключая кэш-память) по общему каналу; и

в) только один ВЭ или группа ВЭ может использовать канал в любое данное время

Особое примечание.

Сказанное выше не относится к пунктам, контролируемым по категории 3

2. Считается, что ВЭ разделяют доступ к памяти, если они обращаются к общему блоку твердотельной памяти. Эта память может включать в себя кэш-память, оперативную память или иную внутреннюю память. Внешняя память типа дисководов, ленточных накопителей или дисков с произвольным доступом сюда не входит.

Для случая множества ВЭ или групп ВЭ, не разделяющих общую память, но взаимосвязанных одним или более каналами передачи данных:

С_i = 0,75 х k_i (i = 2, ..., 32) (см. примечание ниже) = 0,60 х k_i (i = 33, ..., 64) = 0,45 х k_i (i = 65, ..., 256) = 0,30 х k_i (i > 256)

Величина С_i основывается на номере ВЭ, но не на номере узла, где k_i = min (S_i /K_r, 1); и

К_r - нормализующий фактор, равный 20 Мбайт/с;

S_i - сумма максимальных скоростей передачи данных (в Мбайт/с) для всех информационных каналов, связывающих i-тый ВЭ или группу ВЭ, имеющих общую память.

Когда вычисляется С_i для группы ВЭ, номер первого ВЭ в группе определяет собственный предел для С_i. Например, в конфигурации групп, состоящих из трех ВЭ каждая, 22 группа будет содержать ВЭ_64, ВЭ_65 и ВЭ_66. Собственный предел для С_i для этих групп составляет 0,60.

Конфигурация ВЭ или групп ВЭ может быть определена от самого быстрого к самому медленному, то есть:

ТП_1 >= ТП_2 >= ........ >= ТП_n, и

в случае, когда ТП_i = ТП_i+1, от самого большого к самому маленькому, то есть:

С_i >= С_i+1

Примечание.

ki-фактор не относится к ВЭ от 2 до 12, если ТП_1 ВЭ или группы ВЭ больше 50 Мтопс, то есть С_i для ВЭ от 2 до 12 равен 0,75

  • Главная
  • ПРИКАЗ ГТК РФ от 26.07.2004 N 796 (ред. от 22.11.2004) "О КОНТРОЛЕ ЗА ЭКСПОРТОМ ТОВАРОВ И ТЕХНОЛОГИЙ ДВОЙНОГО НАЗНАЧЕНИЯ, КОТОРЫЕ МОГУТ БЫТЬ ИСПОЛЬЗОВАНЫ ПРИ СОЗДАНИИ ВООРУЖЕНИЙ И ВОЕННОЙ ТЕХНИКИ"